•  歡迎來到 深圳市毅創騰電子科技有限公司  
網站首頁 > 電子資訊> XILINX DSP設計流程通常包括以下步驟:

XILINX DSP設計流程通常包括以下步驟:

信息來源 : 網絡 | 發布時間 : 2016-04-06 14:03 | 瀏覽次數 : 486

DSP設計流程通常包括以下步驟:

  · 用 The MathWorks推出的業界標準工具配合賽靈思的 System Generator與AccelDSP 綜合工具開發并驗證硬件模型。

  · 生成 HDL 位和周期仿真精確的電路圖,也就是說,其行為確保符合原始模型中的功能。

  · 設計綜合并生成比特流,用于 FPGA 的編程?,F在FPGA 設計人員無需將 DSP 工程師或系統架構師的設計方案轉變為 HDL,從而避免了既耗時且容易出錯的步驟。

  在本模型中,設計人員可使用過濾器,過濾器的系數需要適應于即將通過系統的數據,因此我們可通過共享存儲器向過濾器添加處理器組件。利用賽靈思工具,設計人員還能在系統生成器中調用軟件開發套件,編寫一些C代碼,以便根據數據更新系數,并編輯整個模塊,將其下載到開發板上進行實時調試,仍用 SimuLink 或 MATLAB 測試基準實現硬件協同仿真。最后,如需要修改某些 C 代碼的話,設計人員可即時進行修改,且無需對設計方案進行再編譯。

  系統架構師的角色就是完成整個設計工作,根據設計方案的復雜程度,架構師可能需要在嵌入式、DSP 和 RTL等領域跨領域工作。這時,FPGA廠商就需要提供系統級和RTL級工具。

  系統設計的理念需要集成不同領域的技術知識,在 FPGA 中更好地利用資源。隨著應用對 DSP 功能的依賴程度越來越高,我們可讓處理器充分利用加速器的作用,從而大幅提高性能。事實上,FPGA 專用系統設計的一大優勢就在于它能執行系統分區,控制軟硬件實施的平衡。對許多用戶來說,已經沒必要對低級 HDL 語言進行算法優化。

  FPGA 為設計、實施和修改片上系統級硬件提供了高度的靈活性,在目前全球產業面臨巨大壓力的情況下,這種靈活性對設計人員尤為重要,而且正不斷服務于更多的產業、公司和工程師。甚至在產品的設計階段,電子系統的設計人員就面臨著不斷加劇的商業挑戰和日益苛刻的產品要求,所以必須利用 FPGA 來解決難題,否則就難以工作。FPGA 廠商要與合作伙伴一道致力于提供新的設計方法,幫助客戶跟上快速發展的業務和產品要求的步伐,不斷實現進步。 不僅要滿足 FPGA 硅芯片的發展要求,還要滿足相關工具發展的要求,從而提供更加以市場為導向的、用戶更加友好的設計體驗。

該信息來源于網絡,如有侵權,請及時與我們聯系
主站蜘蛛池模板: 综合久久国产九一剧情麻豆| 亚洲激情综合网| 久久93精品国产91久久综合| 国产综合一区二区在线观看| 亚洲综合精品香蕉久久网97| 国产综合成人久久大片91| 一本色道久久88综合日韩精品| 亚洲欧美伊人久久综合一区二区| 欧美一区二区三区久久综合| 亚洲综合熟女久久久30p| 色五月丁香六月欧美综合| 无码专区久久综合久中文字幕| 亚洲VA综合VA国产产VA中| 欧美综合视频在线| 亚洲综合色自拍一区| 国产欧美精品一区二区色综合 | 亚洲综合偷自成人网第页色| 天天做天天爱天天爽综合区| 狠狠激情五月综合婷婷俺| 日日狠狠久久偷偷色综合0| 伊人色综合久久天天人手人婷| 狠狠色狠狠色综合网| 欧美在线观看综合国产| 亚洲啪啪综合AV一区| 99久久婷婷免费国产综合精品| 在线综合+亚洲+欧美中文字幕| 国产AV综合影院| 综合精品欧美日韩国产在线| 六月婷婷缴清综合在线| 99久久综合国产精品免费| 久久综合久久鬼色| 伊人久久亚洲综合影院| 少妇人妻综合久久中文字幕| 天天做天天爱天天爽综合网| 亚洲va欧美va国产综合| 天天做天天爱天天爽天天综合| 久久99国产综合精品免费| 亚洲色欲久久久综合网| 狠狠久久综合伊人不卡| 色妞色综合久久夜夜| 欧美日韩在线精品一区二区三区激情综合 |